Lines Matching defs:port

18 # define SCSCR_INIT(port)  0x0030 /* TIE=0,RIE=0,TE=1,RE=1 */  argument
30 # define SCSCR_INIT(port) (((port)->type == PORT_SCI) ? \ argument
40 # define SCSCR_INIT(port) 0x0038 /* TIE=0,RIE=0,TE=1,RE=1,REIE=1 */ argument
49 # define SCSCR_INIT(port) 0x0038 /* TIE=0,RIE=0,TE=1,RE=1,REIE=1 */ argument
58 # define SCSCR_INIT(port) 0x0038 /* TIE=0,RIE=0,TE=1,RE=1,REIE=1 */ argument
66 # define SCSCR_INIT(port) 0x38 argument
73 # define SCSCR_INIT(port) 0x38 /* TIE=0,RIE=0,TE=1,RE=1,REIE=1 */ argument
80 # define SCSCR_INIT(port) 0x3a argument
91 # define SCSCR_INIT(port) 0x38 /* TIE=0,RIE=0,TE=1,RE=1,REIE=1 */ argument
100 # define SCSCR_INIT(port) (port->clk_mode == EXT_CLK ? 0x32 : 0x30) argument
182 #define SCxSR_TEND(port)\ argument
184 #define SCxSR_ERRORS(port)\ argument
186 #define SCxSR_RDxF(port)\ argument
188 #define SCxSR_TDxE(port)\ argument
190 #define SCxSR_FER(port)\ argument
192 #define SCxSR_PER(port)\ argument
194 #define SCxSR_BRK(port)\ argument
196 #define SCxSR_ORER(port)\ argument
202 # define SCxSR_RDxF_CLEAR(port) (sci_in(port, SCxSR) & 0xfffc) argument
203 # define SCxSR_ERROR_CLEAR(port) (sci_in(port, SCxSR) & 0xfd73) argument
204 # define SCxSR_TDxE_CLEAR(port) (sci_in(port, SCxSR) & 0xffdf) argument
205 # define SCxSR_BREAK_CLEAR(port) (sci_in(port, SCxSR) & 0xffe3) argument
207 # define SCxSR_RDxF_CLEAR(port) (((port)->type == PORT_SCI) ? 0xbc : 0x00fc) argument
208 # define SCxSR_ERROR_CLEAR(port) (((port)->type == PORT_SCI) ? 0xc4 : 0x0073) argument
209 # define SCxSR_TDxE_CLEAR(port) (((port)->type == PORT_SCI) ? 0x78 : 0x00df) argument
210 # define SCxSR_BREAK_CLEAR(port) (((port)->type == PORT_SCI) ? 0xc4 : 0x00e3) argument
424 #define sci_in(port, reg) sci_##reg##_in(port) argument
425 #define sci_out(port, reg, value) sci_##reg##_out(port, value) argument
432 static inline int sci_rxd_in(struct uart_port *port) in sci_rxd_in()
484 static inline int scbrr_calc(struct uart_port *port, int bps, int clk) in scbrr_calc()