| /u-boot/drivers/video/nexell/soc/ |
| A D | s5pxx18_soc_lvds.c | 52 __g_pregister[module_index] = in nx_lvds_set_base_address() 65 return physical_addr[module_index]; in nx_lvds_get_physical_address() 68 int nx_lvds_open_module(u32 module_index) in nx_lvds_open_module() argument 73 int nx_lvds_close_module(u32 module_index) in nx_lvds_close_module() argument 78 int nx_lvds_check_busy(u32 module_index) in nx_lvds_check_busy() argument 87 pregister = __g_pregister[module_index]; in nx_lvds_set_lvdsctrl0() 95 pregister = __g_pregister[module_index]; in nx_lvds_set_lvdsctrl1() 103 pregister = __g_pregister[module_index]; in nx_lvds_set_lvdsctrl2() 111 pregister = __g_pregister[module_index]; in nx_lvds_set_lvdsctrl3() 119 pregister = __g_pregister[module_index]; in nx_lvds_set_lvdsctrl4() [all …]
|
| A D | s5pxx18_soc_lvds.h | 48 void *nx_lvds_get_base_address(u32 module_index); 49 u32 nx_lvds_get_physical_address(u32 module_index); 50 int nx_lvds_open_module(u32 module_index); 51 int nx_lvds_close_module(u32 module_index); 52 int nx_lvds_check_busy(u32 module_index); 59 u32 nx_lvds_get_lvdsctrl0(u32 module_index); 60 u32 nx_lvds_get_lvdsctrl1(u32 module_index); 61 u32 nx_lvds_get_lvdsctrl2(u32 module_index); 62 u32 nx_lvds_get_lvdsctrl3(u32 module_index); 63 u32 nx_lvds_get_lvdsctrl4(u32 module_index); [all …]
|
| A D | s5pxx18_soc_mlc.h | 140 void *nx_mlc_get_base_address(u32 module_index); 141 int nx_mlc_open_module(u32 module_index); 142 int nx_mlc_close_module(u32 module_index); 143 int nx_mlc_check_busy(u32 module_index); 144 int nx_mlc_can_power_down(u32 module_index); 151 int nx_mlc_get_top_power_mode(u32 module_index); 153 int nx_mlc_get_top_sleep_mode(u32 module_index); 155 int nx_mlc_get_top_dirty_flag(u32 module_index); 157 int nx_mlc_get_mlc_enable(u32 module_index); 159 int nx_mlc_get_field_enable(u32 module_index); [all …]
|
| A D | s5pxx18_soc_dpc.h | 178 int nx_dpc_open_module(u32 module_index); 179 int nx_dpc_close_module(u32 module_index); 180 int nx_dpc_check_busy(u32 module_index); 181 int nx_dpc_can_power_down(u32 module_index); 221 int nx_dpc_get_dpc_enable(u32 module_index); 351 void nx_dpc_set_sramon(u32 module_index); 365 void nx_dpc_set(u32 module_index); 366 u32 nx_dpc_get_data(u32 module_index); 367 u32 nx_dpc_get_status(u32 module_index); 375 int nx_dpc_init_reg_test(u32 module_index); [all …]
|
| A D | s5pxx18_soc_disptop_clk.h | 28 u32 nx_disp_top_clkgen_get_physical_address(u32 module_index); 30 void nx_disp_top_clkgen_set_base_address(u32 module_index, 32 void *nx_disp_top_clkgen_get_base_address(u32 module_index); 33 void nx_disp_top_clkgen_set_clock_pclk_mode(u32 module_index, 36 void nx_disp_top_clkgen_set_clock_source(u32 module_index, u32 index, 38 u32 nx_disp_top_clkgen_get_clock_source(u32 module_index, u32 index); 42 void nx_disp_top_clkgen_set_clock_divisor_enable(u32 module_index, 44 int nx_disp_top_clkgen_get_clock_divisor_enable(u32 module_index); 45 void nx_disp_top_clkgen_set_clock_bclk_mode(u32 module_index, 52 int nx_disp_top_clkgen_set_input_inv(u32 module_index, u32 index, [all …]
|
| A D | s5pxx18_soc_mipi.c | 16 int nx_mipi_smoke_test(u32 module_index) in nx_mipi_smoke_test() argument 20 pregister = __g_pregister[module_index]; in nx_mipi_smoke_test() 46 __g_pregister[module_index] = in nx_mipi_set_base_address() 52 return (void *)__g_pregister[module_index]; in nx_mipi_get_base_address() 59 return physical_addr[module_index]; in nx_mipi_get_physical_address() 70 pregister = __g_pregister[module_index]; in nx_mipi_set_interrupt_enable() 100 pregister = __g_pregister[module_index]; in nx_mipi_get_interrupt_pending() 118 pregister = __g_pregister[module_index]; in nx_mipi_clear_interrupt_pending() 129 pregister = __g_pregister[module_index]; in nx_mipi_set_interrupt_enable_all() 152 pregister = __g_pregister[module_index]; in nx_mipi_get_interrupt_pending_all() [all …]
|
| A D | s5pxx18_soc_disptop_clk.c | 38 u32 nx_disp_top_clkgen_get_physical_address(u32 module_index) in nx_disp_top_clkgen_get_physical_address() argument 43 return (u32)physical_addr[module_index]; in nx_disp_top_clkgen_get_physical_address() 53 __g_module_variables[module_index].__g_pregister = in nx_disp_top_clkgen_set_base_address() 57 void *nx_disp_top_clkgen_get_base_address(u32 module_index) in nx_disp_top_clkgen_get_base_address() argument 62 void nx_disp_top_clkgen_set_clock_bclk_mode(u32 module_index, in nx_disp_top_clkgen_set_clock_bclk_mode() argument 69 pregister = __g_module_variables[module_index].__g_pregister; in nx_disp_top_clkgen_set_clock_bclk_mode() 95 pregister = __g_module_variables[module_index].__g_pregister; in nx_disp_top_clkgen_get_clock_bclk_mode() 111 void nx_disp_top_clkgen_set_clock_pclk_mode(u32 module_index, in nx_disp_top_clkgen_set_clock_pclk_mode() argument 119 pregister = __g_module_variables[module_index].__g_pregister; in nx_disp_top_clkgen_set_clock_pclk_mode() 143 pregister = __g_module_variables[module_index].__g_pregister; in nx_disp_top_clkgen_get_clock_pclk_mode() [all …]
|
| A D | s5pxx18_soc_dpc.c | 35 u32 nx_dpc_get_physical_address(u32 module_index) in nx_dpc_get_physical_address() argument 39 return physical_addr[module_index]; in nx_dpc_get_physical_address() 44 __g_module_variables[module_index].pregister = in nx_dpc_set_base_address() 48 void *nx_dpc_get_base_address(u32 module_index) in nx_dpc_get_base_address() argument 272 return (__g_module_variables[module_index] in nx_dpc_get_clock_source() 297 return ((__g_module_variables[module_index] in nx_dpc_get_clock_divisor() 483 int nx_dpc_get_dpc_enable(u32 module_index) in nx_dpc_get_dpc_enable() argument 1066 void nx_dpc_set_sramon(u32 module_index) in nx_dpc_set_sramon() argument 1165 void nx_dpc_set(u32 module_index) in nx_dpc_set() argument 1175 u32 nx_dpc_get_data(u32 module_index) in nx_dpc_get_data() argument [all …]
|
| A D | s5pxx18_soc_mipi.h | 205 void nx_mipi_dsi_software_reset(u32 module_index); 220 void nx_mipi_dsi_set_config_video_mode(u32 module_index, 249 void nx_mipi_dsi_set_escape_lp(u32 module_index, 253 void nx_mipi_dsi_remote_reset_trigger(u32 module_index); 264 void nx_mipi_dsi_set_pll(u32 module_index, int enable, 270 u32 nx_mipi_dsi_read_fifo(u32 module_index); 271 u32 nx_mipi_dsi_read_fifo_status(u32 module_index); 273 int nx_mipi_smoke_test(u32 module_index); 275 void *nx_mipi_get_base_address(u32 module_index); 276 u32 nx_mipi_get_physical_address(u32 module_index); [all …]
|
| A D | s5pxx18_soc_mlc.c | 30 u32 nx_mlc_get_physical_address(u32 module_index) in nx_mlc_get_physical_address() argument 34 return physical_addr[module_index]; in nx_mlc_get_physical_address() 39 __g_module_variables[module_index].pregister = in nx_mlc_set_base_address() 43 void *nx_mlc_get_base_address(u32 module_index) in nx_mlc_get_base_address() argument 144 int nx_mlc_get_top_power_mode(u32 module_index) in nx_mlc_get_top_power_mode() argument 171 int nx_mlc_get_top_sleep_mode(u32 module_index) in nx_mlc_get_top_sleep_mode() argument 181 void nx_mlc_set_top_dirty_flag(u32 module_index) in nx_mlc_set_top_dirty_flag() argument 194 int nx_mlc_get_top_dirty_flag(u32 module_index) in nx_mlc_get_top_dirty_flag() argument 221 int nx_mlc_get_mlc_enable(u32 module_index) in nx_mlc_get_mlc_enable() argument 247 int nx_mlc_get_field_enable(u32 module_index) in nx_mlc_get_field_enable() argument [all …]
|
| A D | s5pxx18_soc_hdmi.c | 15 u32 nx_hdmi_get_reg(u32 module_index, u32 offset) in nx_hdmi_get_reg() argument 26 void nx_hdmi_set_reg(u32 module_index, u32 offset, u32 regvalue) in nx_hdmi_set_reg() argument 35 void nx_hdmi_set_base_address(u32 module_index, void *base_address) in nx_hdmi_set_base_address() argument 40 void *nx_hdmi_get_base_address(u32 module_index) in nx_hdmi_get_base_address() argument 45 u32 nx_hdmi_get_physical_address(u32 module_index) in nx_hdmi_get_physical_address() argument 49 return physical_addr[module_index]; in nx_hdmi_get_physical_address()
|
| A D | s5pxx18_soc_hdmi.h | 481 u32 nx_hdmi_get_reg(u32 module_index, u32 offset); 482 void nx_hdmi_set_reg(u32 module_index, u32 offset, u32 regvalue); 484 void nx_hdmi_set_base_address(u32 module_index, void *base_address); 485 void *nx_hdmi_get_base_address(u32 module_index); 486 u32 nx_hdmi_get_physical_address(u32 module_index);
|
| /u-boot/arch/arm/mach-nexell/ |
| A D | nx_gpio.c | 90 __g_module_variables[module_index].pregister = in nx_gpio_set_base_address() 94 void *nx_gpio_get_base_address(u32 module_index) in nx_gpio_get_base_address() argument 99 int nx_gpio_open_module(u32 module_index) in nx_gpio_open_module() argument 103 pregister = __g_module_variables[module_index].pregister; in nx_gpio_open_module() 162 u32 nx_gpio_get_detect_enable32(u32 module_index) in nx_gpio_get_detect_enable32() argument 206 u32 nx_gpio_get_output_enable32(u32 module_index) in nx_gpio_get_output_enable32() argument 238 u32 nx_gpio_get_output_value32(u32 module_index) in nx_gpio_get_output_value32() argument 256 nx_gpio_set_bit(&__g_module_variables[module_index] in nx_gpio_set_pull_select() 277 u32 nx_gpio_get_pull_select32(u32 module_index) in nx_gpio_get_pull_select32() argument 284 nx_gpio_set_bit(&__g_module_variables[module_index] in nx_gpio_set_pull_mode() [all …]
|
| /u-boot/arch/arm/mach-nexell/include/mach/ |
| A D | nx_gpio.h | 64 void *nx_gpio_get_base_address(u32 module_index); 65 int nx_gpio_open_module(u32 module_index); 66 int nx_gpio_close_module(u32 module_index); 67 int nx_gpio_check_busy(u32 module_index); 72 int nx_gpio_get_pad_function(u32 module_index, u32 bit_number); 76 u32 nx_gpio_get_detect_enable32(u32 module_index); 82 u32 nx_gpio_get_output_enable32(u32 module_index); 85 void nx_gpio_set_output_value32(u32 module_index, u32 value); 86 u32 nx_gpio_get_output_value32(u32 module_index); 89 void nx_gpio_set_pull_select32(u32 module_index, u32 value); [all …]
|